授权公布号:CN109117205B
一种基于MCU和FPGA的双芯片加载方法
有效
申请
2018-07-23
申请公布
2019-01-01
授权
2021-03-30
预估到期
2038-07-23
| 申请号 | CN201810813353.1 |
| 申请日 | 2018-07-23 |
| 申请公布号 | CN109117205A |
| 申请公布日 | 2019-01-01 |
| 授权公布号 | CN109117205B |
| 授权公告日 | 2021-03-30 |
| 分类号 | G06F9/445 |
| 分类 | 计算;推算;计数; |
| 申请人名称 | 北京大恒图像视觉有限公司 |
| 申请人地址 | 北京市海淀区苏州街3号大恒科技大厦北座12层 |
专利法律状态
2021-03-30
授权
状态信息
授权
2019-01-25
实质审查的生效
状态信息
实质审查的生效;IPC(主分类):G06F9/445;申请日:20180723
2019-01-01
公布
状态信息
公布
摘要
本发明公开了一种基于MCU和FPGA的双芯片加载方法,所述方法用于对具有第一芯片、第二芯片和单个固件程序存储装置的系统进行双芯片加载,所述第一芯片和所述第二芯片之间具有时钟和数据通信连接,所述第一芯片和第二芯片与所述固件程序存储装置通信连接。本发明的加载方法使得读出的数据可以分别进入MCU和FPGA,只要在配置FPGA的时候保证了其配置时序即可配置成功。这种加载方案减少了启动配置的时间降低了对于内存大小的依赖。


